PCB设计–电路板布局中的常见错误4 –电源走线的宽度不足如果PCB走线大约流过约500mA,那么走线所允许的Zui小宽度可能就不够了。所需的走线宽度取决于几件事,包括走线是在内部还是外部,以及走线的厚度(或铜的重量)。对于相同的厚度,在相同的宽度下,pcb板设计,外层可以比内部走线承载更多的电流,因为外部走线具有更好的气流,从而可以更好地散热。厚度取决于该层使用了多少铜。大多数PCB制造商都允许您从0.5 oz / 到约2.5 oz / 的各种铜重量中进行选择。如果需要,您可以将铜的重量转换为厚度测量值,例如密耳。在计算PCB走线的电流承载能力时,必须确定该走线的允许温升。通常,升高10℃是一个安全的选择,但是如果您需要减小走线宽度,则可以使用20℃或更高的允许温度升高。5 –盲孔/埋孔不可制造典型的通孔穿过电路板的所有层。 这意味着即使您只想将迹线从一层连接到第二层,pcb,所有其他层也将具有此过孔。由于过孔甚至不使用过孔,也会减少层上的布线空间,射频pcb设计,因此可能会增加电路板的尺寸。盲孔将外部层连接到内部层,而埋孔将两个内部层连接。 但是,PCB设计,它们在可用于连接的层上有严格的限制。使用实际上无法制造的盲孔/埋孔非常容易。 我见过PCB设计中有很多盲孔/埋孔,大多数都无法制造。要了解它们的局限性,您必须了解如何堆叠各层来制作电路板。企业视频展播,请点击播放视频作者:广州俱进科技有限公司
高速PCB设计中的阻抗匹配阻抗匹配阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。在高速PCB设计中,阻抗的匹配与否关系到信号的质量优劣。PCB走线什么时候需要做阻抗匹配?不主要看频率,而关键是看信号的边沿陡峭程度,即信号的上升/下降时间,一般认为如果信号的上升/下降时间(按10%~90%计)小于6倍导线延1时,就是高速信号,必须注意阻抗匹配的问题。导线延1时一般取值为150ps/inch。17条PCB布局法则,轻松搞定80%以上的设计12、电平变换芯片(如RS232)靠近连接器(如串口)放置。13、易受ESD干扰的器件,如NMOS、CMOS器件等,尽量远离易受ESD干扰的区域(如单板的边缘区域)。14、时钟器件布局:(1)晶体、晶振和时钟分配器与相关的IC器件要尽量靠近;(2)时钟电路的滤波器(尽量采用“∏”型滤波)要靠近时钟电路的电源输入管脚;(3)晶振和时钟分配器的输出是否串接一个22欧姆的电阻;(4)时钟分配器没用的输出管脚是否通过电阻接地;(5)晶体、晶振和时钟分配器的布局要注意远离大功率的元器件、散热器等发热的器件;(6)晶振距离板边和接口器件是否大于1inch。15、开关电源是否远离ADDA转换器、模拟器件、敏感器件、时钟器件。16、开关电源布局要紧凑,输入输出要分开,严格按照原理图的要求进行布局,不要将开关电源的电容随意放置。17、电容和滤波器件:(1)电容务必要靠近电源管脚放置,而且容值越小的电容要越靠近电源管脚;(2)EMI滤波器要靠近芯片电源的输入口;(3)原则上每个电源管脚一个0.1uf的小电容、一个集成电路一个或多个10uf大电容,可以根据具体情况进行增减 pcb-PCB设计-电路板设计(诚信商家)由广州俱进科技有限公司提供。广州俱进科技有限公司()是广东 广州 ,印刷线路板的企业,多年来,公司贯彻执行科学管理、发展、诚实守信的方针,满足客户需求。在俱进科技领导携全体员工热情欢迎各界人士垂询洽谈,共创俱进科技更加美好的未来。 产品:俱进科技供货总量:不限产品价格:议定包装规格:不限物流说明:送货上门交货说明:按订单